طراحی آپ-امپ با افست پایین و بهره بالا درمبدل آنالوگ به دیجیتال سیکلیک دوازده بیتی جهت سنسور تصویر CMOS
(ندگان)پدیدآور
ابراهیمی, اصغرشیرالی, مینا
نوع مدرک
Textمقاله پژوهشی
زبان مدرک
فارسیچکیده
در این مقاله یک مبدل آنالوگ به دیجیتال سیکلیک دوازده بیتی با سرعت و دقت بالا و در این حال توان پایین پیشنهاد شده است.CIS . ها به رنج دینامیکی وسیع و سرعت بالا و دقت بالا نیازمند است که در این مقاله پیشنهاد شده است.در نهایت این مدار با نرم افزار HSPICE شبیه سازی شد و نتایج قابل قبولی بدست آمده است.این مدار به ولتاژ3.3 نیاز دارد و در تکنولوژی 0.35 میباشد.توان مصرفی 11 میلی وات وSFDR معادل 66 دسی بل و THDمعادل2 -و SNDRمعادل 40 دی بی است.سنورهای CIS بهبود یافته با سه تزانزسیتور وADC سیلیک 12بیتی ستون موازی دارای 5/19 بیت رنج دینامیکی دیجیتال و همچنین دارای انعطاف پذیری بالا برای تنظیمات شرایط متفاوت عکس برداری است .
کلید واژگان
مبدل آنالوگ به دیجیتال سیکلیکSFDR SNDR
شماره نشریه
23تاریخ نشر
2017-04-211396-02-01
ناشر
دانشگاه آزاد اسلامی واحد بوشهرسازمان پدید آورنده
عضو هیات علمی دانشگاه آزاد اسلامیدانشگاه آزاد اسلامی واحد بوشهر ، گروه برق الکترونیک ، بوشهر ، ایران



