طراحی پایدارساز جامع فازی سیستم قدرت با قابلیت حذف تداخل
(ندگان)پدیدآور
باقری پور, مصطفیجزائری, مصطفینوع مدرک
Textپژوهشی
زبان مدرک
فارسیچکیده
در این مقاله روشی برای کاهش برهمکنش بین پایدارسازهای سیستم قدرت در شبکه های بزرگ چند ماشینه به منظور بهبود پایداری سیگنال کوچک پیشنهاد می شود. بردار بهره های نسبی فرکانسی (DRGA) معیاری برای شناسایی زوجهای ورودی و خروجی با ارتباط قوی به منظور تجزیه یک سیستم چند ورودی- چند خروجی به چند سیستم تک ورودی- تک خروجی در فرکانسهای مختلف می باشد. با استفاده از ماتریس DRGA ، روشی کارآمد و ساده برای کسب اطلاعاتی در مورد نحوه برهمکنش PSSهای سیستمهای چند ماشینه در فرکانسهای مربوط به مدهای الکترومکانیکی سیستم قدرت معرفی می شود. سپس از این اطلاعات برای طراحی یک سیستم پس پردازشگر استفاده شده تا بتواند برهمکنش منفی بین PSS ،ها را با آنالیز و کنترل سیگنالهای خروجی به حداقل برساند. برای افزایش انعطاف پذیری و به منظور کاهش حساسیت نسبت به تغییر نقطه کارسیستم مورد آزمایش قرار گرفته است. Matlab ها و سیستم پس پردازشگر پیشنهادی به صورت فازی طراحی شده اند. روش پیشنهادی بر روی سیستم آزمون دو ناحیه ای در محیطPSS نتایج بدست آمده نشان می دهد که پس پردازشگر فازی توانسته بطور رضایت بخشی با به حداقل رساندن تداخل منفی بین پایدارسازهای سیستم قدرت بطور همزمان هم پایداری سیگنال کوچک را اصلاح کرده و هم حساسیت این پایدارسازها به تغییر نقطه کار را کاهش دهد
کلید واژگان
پایدار ساز سیستم قدرتتداخل
DRGA
پس پردازشگر فازی
شماره نشریه
52تاریخ نشر
2018-03-211397-01-01
ناشر
دانشگاه سمنانسازمان پدید آورنده
قزوین - الوند- خیابان آزادی- کوچه 24 پلاک 46دانشگاه سمنان




